Offre de Post-doc de Recherche Op
Forum 'Emplois' - Sujet créé le 2008-08-04
Post-doc de Recherche Opérationnelle pour la
micro-éléctronique au laboratoire G-SCOP (Grenoble)
********************************************************
Titre : Recherche opérationnelle pour la micro-électronique:
optimisation de l'insertion du test des mémoires
Laboratoire : G-SCOP, équipe Recherche Opérationnelle
Encadrement : Yann Kieffer (MDC) et Nadia Brauner (PR)
********************************************************
DESCRIPTION DU SUJET
Ce post-doc est proposé dans le cadre du projet Minalogic ASTER
portant sur les mémoires hautes-performances. Plus précisément,
il s'inscrit dans l'axe "test des mémoires" du projet.
Toute mémoire, comme tout élément de circuit intégré, contient
dans son architecture de l'électronique de test. Dans le cas
des mémoires, il s'agit généralement de circuiterie d'auto-test.
L'insertion de cette circuiterie étant coûteuse en surface, on
désire partager les ressources d'auto-test entre les différentes
mémoires du circuit. Ce faisant, on risque de compromettre d'autres
paramètres électroniques importants, tels que le temps de test,
la congestion, la puissance disponible lors du test.
L'objet de ce stage post-doctoral est de proposer des solutions
concrètes (algorithmes et prototypes) pour ce problème d'optimisation.
Le travail commencera avec la modélisation du problème, qui
nécessitera d'acquérir, si nécessaire, quelques bases en micro-électronique.
Ensuite, après analyse du modèle, des méthodes et/ou
algorithmes d'optimisation combinatoire seront mis en oeuvre
pour fournir une solution au problème.
Il sera prêté une attention particulière aux besoins de l'utilisateur en
terme d'interfaces de l'algorithme (i.e. nature des entrées et
sorties).
PROFIL DU CANDIDAT
Conditions de candidature:
- Être titulaire d'un doctorat
- Avoir des connaissances solides des outils et techniques
des mathématiques discrètes et de la recherche opérationnelle
- Des connaissances en micro-électronique sont un plus
MODALITES
Date de début : 1er septembre 2008
La date de début est flexible et peut être ajustée avec le candidat.
Durée : 12 mois
La candidature doit comporter un CV, une ou deux lettres de
recommandation et une lettre de motivation.
Pour tout renseignement, et pour candidater, contacter:
(Yann .point. Kieffer @arrobas@ esisar .point. inpg .point. fr)
micro-éléctronique au laboratoire G-SCOP (Grenoble)
********************************************************
Titre : Recherche opérationnelle pour la micro-électronique:
optimisation de l'insertion du test des mémoires
Laboratoire : G-SCOP, équipe Recherche Opérationnelle
Encadrement : Yann Kieffer (MDC) et Nadia Brauner (PR)
********************************************************
DESCRIPTION DU SUJET
Ce post-doc est proposé dans le cadre du projet Minalogic ASTER
portant sur les mémoires hautes-performances. Plus précisément,
il s'inscrit dans l'axe "test des mémoires" du projet.
Toute mémoire, comme tout élément de circuit intégré, contient
dans son architecture de l'électronique de test. Dans le cas
des mémoires, il s'agit généralement de circuiterie d'auto-test.
L'insertion de cette circuiterie étant coûteuse en surface, on
désire partager les ressources d'auto-test entre les différentes
mémoires du circuit. Ce faisant, on risque de compromettre d'autres
paramètres électroniques importants, tels que le temps de test,
la congestion, la puissance disponible lors du test.
L'objet de ce stage post-doctoral est de proposer des solutions
concrètes (algorithmes et prototypes) pour ce problème d'optimisation.
Le travail commencera avec la modélisation du problème, qui
nécessitera d'acquérir, si nécessaire, quelques bases en micro-électronique.
Ensuite, après analyse du modèle, des méthodes et/ou
algorithmes d'optimisation combinatoire seront mis en oeuvre
pour fournir une solution au problème.
Il sera prêté une attention particulière aux besoins de l'utilisateur en
terme d'interfaces de l'algorithme (i.e. nature des entrées et
sorties).
PROFIL DU CANDIDAT
Conditions de candidature:
- Être titulaire d'un doctorat
- Avoir des connaissances solides des outils et techniques
des mathématiques discrètes et de la recherche opérationnelle
- Des connaissances en micro-électronique sont un plus
MODALITES
Date de début : 1er septembre 2008
La date de début est flexible et peut être ajustée avec le candidat.
Durée : 12 mois
La candidature doit comporter un CV, une ou deux lettres de
recommandation et une lettre de motivation.
Pour tout renseignement, et pour candidater, contacter:
(Yann .point. Kieffer @arrobas@ esisar .point. inpg .point. fr)